Makefile详解

Makefile详解

​Makefile制定了一个项目的编译规则。一个工程中的源文件不计数,其按类型、功能、模块分别放在若干个目录中,makefile定义了一系列的规则来指定,哪些文件需要先编译,哪些文件需要后编译,哪些文件需要重新编译,甚至于进行更复杂的功能操作。

makefile带来的好处就是——“自动化编译”,一旦写好,只需要一个make命令,整个工程完全自动编译,极大的提高了软件开发的效率。make是一个命令工具,是一个解释makefile中指令的命令工具,例如Linux下GNU的make。

一般来说,无论是C/C++程序都首先要把源文件编译成中间代码文件,在Windows下该文件就是 .obj文件,Linux下是 .o 文件,这个动作叫做编译。然后再把相关.o文件合成执行文件,在Windows下也就是.exe文件,在Linux下无后缀。这个动作叫作链接

总结一下,源文件即.c和.h文件首先会生成中间目标.o文件,再由中间目标文件生成执行文件。

假如我们的工程有8个C文件,和3个头文件,我们要写一个Makefile来告诉make命令如何编译和链接这几个文件。我们的规则是:
1)如果这个工程没有编译过,那么我们的所有C文件都要编译并被链接。
2)如果这个工程的某几个C文件被修改,那么我们只编译被修改的C文件,并链接目标程序。
3)如果这个工程的头文件被改变了,那么我们需要编译引用了这几个头文件的C文件,并链接目标程序。

下面我们来看一个Makefile文件:

在看之前,我们先了解一下Makefile的规则:

先来粗略地看一看Makefile的规则。

X也就是一个目标文件,可以是.o文件,也可以是执行文件,还可以是一个标签。Y就是,要生成那个X所需要的文件或是目标。command也就是make需要执行的shell命令。

这是一个文件的依赖关系,也就是说,X这一个或多个的目标文件依赖于Y中的文件,其生成规则定义在command中。说白一点就是,Y中如果有一个以上的文件比X文件要新的话,command所定义的命令就会被执行。这就是Makefile的规则。也就是Makefile中最核心的内容。

make是如何工作的呢?

在默认的方式下,也就是我们只输入make命令。

  1. make会在当前目录下找名字叫“Makefile”或“makefile”的文件。
  2. 如果找到,它会找文件中的第一个目标文件(X),在上面的例子中,他会找到“lvmtsd”这个文件,并把这个文件作为最终的目标文件。
  3. 如果lvmtsd文件不存在,或是lvmtsd所依赖的后面的 .o 文件的文件修改时间要比lvmtsd这个文件新,那么,他就会执行后面所定义的命令来生成edit这个文件。
  4. 如果lvmtsd所依赖的.o文件也存在,那么make会在当前文件中找目标为.o文件的依赖性,如果找到则再根据那一个规则生成.o文件。
  5. 当然,你的C文件和H文件是存在的啦,于是make会生成 .o 文件,然后再用 .o 文件声明make的终极任务,也就是执行文件lvmtsd了。

这就是整个make的依赖性,make会一层又一层地去找文件的依赖关系,直到最终编译出第一个目标文件。在找寻的过程中,如果出现错误,比如最后被依赖的文件找不到,那么make就会直接退出,并报错,而对于所定义的命令的错误,或是编译不成功,make根本不理。make只管文件的依赖性,即,如果在我找了依赖关系之后,冒号后面的文件还是不在,那么对不起,我就不工作啦。

通过上述分析,我们知道,像上图clean这种,没有被第一个目标文件直接或间接关联,那么它后面所定义的命令将不会被自动执行,我们要显式make执行。即命令——“make clean”,以此来执行clean后面的命令。

为了makefile的修改方便,在makefile中我们可以使用变量。makefile的变量也就是一个字符串,理解成C语言中的宏可能会更好。比如上图一开始定义的那几行。

参考来源:blog.csdn.net/haoel/art

发布于 04-08

文章被以下专栏收录